PL칩 패리티비트 사용방법 - 시리얼 통신 애쉴론의 PL3120/3150칩은 SCI 시리얼 통신을 지원합니다. 일반적으로?는 보통 패리티비트를 사용하지 않지만 사용해야 하는경우 문제가 있습니다. 칩이 패리티비트를 지원하지 않기 때문입니다. FT5000이후의 칩인 경우 이를 지원하지만 이보다 앞서 출시된 칩의 경우 패리티 비트 설정을 지원하지 않습니다.이럴 경우 직접 레지스터를 핸들링 하여 9번째 비트를 패리티비트로 사용하는 방법이 있습니다. Using polled I/O for SCI with 9th bit data access for parityDeclare an SCI I/O object with the “twostopbits” option: 9번째 비트 사용을 위해 twostopbits 옵션을 선언합니다.twostopbits (참고)Set .. 더보기 Echelon IoT 플랫폼인 IzoT 네트워크의 동영상 이 동영상은 애쉴론의 IzoT 솔루션 동작예를 보여주고 있습니다. IP기반 디바이스와 FT기반의 백넷IP 디바이스들이 서로 동작하고 있는 모습니다.이 동상상에서 보여주고 있는 특징은 이더넷 혹은 Wifi기반의 디바이스들과 FT(유선)기반의 디바이스들이 게이트웨이가 아닌 라우터를 통해 같은 프로토콜로 동작하는 IoT네트워크의 하나의 예를 보여주고 있습니다. 더보기 3. 전력선통신 커플링 회로 - 커플링 주변회로 앞선 포스팅에서 설명한 기초 커플링회로에서 실제로 사용하기 위해서는 몇 가지의 요소를 더 추가해야 합니다. 아래 그림은 AC 커플링 capacitor(C102)를 추가하여 Inductor가 송신 Amplifier의 DC bias voltage가 쇼트되는것을 방지하게 됩니다. Simplified Coupling Circuit with DC Blocking Capacitor 첫 포스트에서 본 감쇠 모델에 따르면, 한가지 매우 중요한 제한 요소는 직렬로 연결된 C101과 C102의 PL 스마트 트랜시버 통신 주파수에서의 임피던스는 아주 낮아야 한다는 것입니다. 이 capacitor들의 임피던스는, PL 스마트 트랜시버의 transmit amplifier의 출력 임피던스와 더불어, “Z0 Transmitter”.. 더보기 이전 1 ··· 7 8 9 10 11 다음